关于DDR的一些知识(ODT,校准ZQ,OCT,TDQS)
摘要:关于DDR的一些知识(ODT,校准ZQ,OCT,TDQS)
图1 OCD
VREFCAVREFDQ
对于VREF参考电压信号,这对于存储器系统操作非常重要,VREF在DDR3系统中分为两个信号。
一个是
VREFCA命令和地址信号服务,其他都是VREFDQ用于数据总线服务,有效地提高了整个系统的数据
线路噪声的信号电平如下图4所示。
图4
重置
重启是DDR3的重要补充,并且针脚专门为此目的而准备。
该引脚有助于DDR3初始化。
当复位命令被激活时,DDR3存储器停止所有操作并变为无效状态以节省电力。
在重启期间
DDR3内存关闭大多数内部功能,关闭所有接收器和数据发送器,并重置所有内部程序设备。
即使忽略数据总线上的移动,DLL(延迟锁相环)和时钟电路也不起作用。
因此,功能是
新引脚如下图3所示,以实现DDR3的最大节能目标。
数据掩码(DM)
数据掩码功能也称为部分写入。
仅支持配置x8和x16。
DM功能与DBI和TDQS功能共享相同的引脚。
DM功能仅用于写入操作,不能与DBI写入功能同时启用。
必须说TDQS功能具有最高优先级。启用TDQS时,将禁用DM和DBI功能。
如果禁用TDQS功能,DM和DBI将起作用。
但我不太了解它。DBI似乎与TDQS和DM共享引脚。
终端数据门控TerminationDataStrobe(TDQS)
对于x8 DIMM,每个8位字节需要一对DQ选择通道(DQS / DQS#)。DIMM的前半部分x 4
该字节需要一对频闪灯DQ(DQS / DQS#)。
如果在同一系统中混合使用这两个不同的DIMM模块,请使用DQS
不同的负载会导致信号完整性问题。
TDQS解决了这个问题。
虽然TDQS仅用于x 8 DRAM,但TDQS也使用DM和DM。
RDIMM0需要x4 DRAM,RDIMM1需要x8 DRAM,由x4组成的RDIMM需要2对选通DQ,1对
在连接到x8的RDIMM1中实现相同的功能。另一个选通对不适用于RDIMM 1但已连接。
对于TDSQ对,当启用TDQS时,保证所有选通引脚的加载。
这保证了信号的完整性。


作者:365bet体育赌场 来源:365bet网 发布于2019-06-05 17:21
您可能喜欢的文章
热门阅读
推荐阅读